a47e18380202cb517c9800dcd6b3e396

Микросхема CD74HC299E, ИР24

Поставка электронных компонентов в Волгоград

64,69 руб.

x 64,69 = 64,69
Сроки поставки выбранного компонента в Волгоград уточняйте у нашего менеджера
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №110-12 дней64,69руб.60,16руб.58,22руб.56,93руб.53,05руб.51,75руб.50,46руб.46,58руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №25-7 дней117,09руб.107,39руб.105,44руб.102,86руб.95,74руб.93,80руб.91,21руб.82,16руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №35 дней151,37руб.139,73руб.136,50руб.133,26руб.124,20руб.120,97руб.118,38руб.106,09руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №47-10 дней77,63руб.71,16руб.69,87руб.67,92руб.63,40руб.62,10руб.60,16руб.54,34руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №55 дней149,43руб.137,79руб.134,56руб.131,32руб.127,44руб.122,91руб.116,44руб.104,80руб.

Характеристики

CD74HC299E, ИР24The CD74HC299E is a 8-bit CMOS universal Shift Register with 3-state outputs. The register has four synchronous-operating modes controlled by the two select inputs as shown in the mode select (S0, S1) table. The mode select, the serial data (DS0, DS7) and the parallel data (I/O0 — I/O7) respond only to the low-to-high transition of the clock (CP) pulse. S0, S1 and data inputs must be one set-up time prior to the clock positive transition. The MR is an asynchronous active low input. When MR output is low, the register is cleared regardless of the status of all other inputs. The register can be expanded by cascading same units by tying the serial output (Q0) to the serial data (DS7) input of the preceding register and tying the serial output (Q7) to the serial data (DS0) input of the following register. Recirculating the (n x 8) bits is accomplished by tying the Q7 of the last stage to the DS0 of the first stage.

• Buffered inputs
• Four operating modes — Shift left, shift right, load and store
• Can be cascaded for N-bit word lengths
• Balanced propagation delay and transition times
• Significant power reduction compared to LSTTL logic ICs
• High noise immunity
• Direct LSTTL input logic compatibility
• CMOS Input compatibility
• 10 LSTTL Loads standard outputs
• 15 LSTTL Loads bus driver outputs

Микросхемы / Логические микросхемы / Микросхемы ТТЛ (серия 74)
Корпус: 20-PDIP, инфо: Логический элемент ТТЛ Универсальный 8-разрядный регистр сдвига КМОП кристалл, примечание: ИР24